Организация вычислительных систем учебное пособие
В учебном пособии рассматриваются принципы построения и направления развития ЭВМ, архитектура вычислительной системы, разъясняются особенности режимов работы процессоров, приводится иерархическая система памяти компьютера, разъясняется организация прерываний, прямого доступа в память и ввода/вывода....
Сохранить в:
| Главный автор: | |
|---|---|
| Формат: | Книга |
| Темы: | |
| Online-ссылка: | Перейти к просмотру издания |
| Метки: |
Добавить метку
Нет меток, Требуется 1-ая метка записи!
|
| LEADER | 04459nam0a2200385 4500 | ||
|---|---|---|---|
| 001 | RU/IPR SMART/146359 | ||
| 856 | 4 | |u https://www.iprbookshop.ru/146359.html |z Перейти к просмотру издания | |
| 801 | 1 | |a RU |b IPR SMART |c 20250903 |g RCR | |
| 010 | |a 978-5-4497-0904-2 | ||
| 205 | |a Организация вычислительных систем |b 2026-12-11 | ||
| 333 | |a Гарантированный срок размещения в ЭБС до 11.12.2026 (автопролонгация) | ||
| 100 | |a 20250903d2025 k y0rusy01020304ca | ||
| 105 | |a y j 000zy | ||
| 101 | 0 | |a rus | |
| 102 | |a RU | ||
| 200 | 1 | |a Организация вычислительных систем |e учебное пособие |f Н. Ю. Ершова, А. В. Соловьев | |
| 700 | 1 | |a Ершова, |b Н. Ю. |4 070 | |
| 701 | 1 | |a Соловьев, |b А. В. |4 070 | |
| 330 | |a В учебном пособии рассматриваются принципы построения и направления развития ЭВМ, архитектура вычислительной системы, разъясняются особенности режимов работы процессоров, приводится иерархическая система памяти компьютера, разъясняется организация прерываний, прямого доступа в память и ввода/вывода. Большое внимание уделяется архитектурным особенностям и режимам работы 16-битных процессоров фирмы Intel и базовой структуре микропроцессоров IA-32: основным регистрам, режимам работы; страничной и сегментной адресации памяти; многозадачности; формату команд, а также некоторым особенностям архитектуры. Приводится анализ развития процессоров фирмы Intel от 8086 до Pentium 4. Разъясняются такие базовые понятия, как конвейеризация шины, режим пакетирования, суперскалярная архитектура, динамическое исполнение программ и особенности новых архитектурных решений: SIMD и NetBurst. Кроме микропроцессоров IA-32, рассматривается структура процессоров семейства МС680х0 фирмы Motorola и архитектура современных RISC процессоров. Анализируется иерархическая подсистема памяти, организация кэш-памяти и особенности обновления информации, перспективы развития технологий DRAM. Характеризуются обмен с прерываниями и организация прямого доступа к памяти. Взаимодействие ПЭВМ и сопроцессора приводится для микропроцессоров IA-32 и МС680х0. Рассматривается состав и характеристика периферийных устройств; предлагаются для рассмотрения основные классы параллельных систем, их характеристики и особенности. | ||
| 210 | |a Москва |c Интернет-Университет Информационных Технологий (ИНТУИТ), Ай Пи Ар Медиа |d 2025 | ||
| 610 | 1 | |a вычислительная система | |
| 610 | 1 | |a процессор | |
| 610 | 1 | |a архитектура микропроцессора | |
| 610 | 1 | |a параллельная система | |
| 610 | 1 | |a периферийное устройство | |
| 610 | 1 | |a вычислительная техника | |
| 675 | |a 004 | ||
| 686 | |a 32.97 |2 rubbk | ||
| 300 | |a Книга находится в премиум-версии IPR SMART. | ||
| 106 | |a s | ||
| 230 | |a Электрон. дан. (1 файл) | ||
| 336 | |a Текст | ||
| 337 | |a электронный | ||
| 503 | 0 | |a Доступна эл. версия. IPR SMART | |
| 215 | |a 221 с. | ||